Design of a baseband processor for software radio using FPGAs

Ferney Amaya-Fernández, Jaime Velasco-Medina

Producción científica: Capítulo del libro/informe/acta de congresoPonencia publicada en las memorias del evento con ISBNrevisión exhaustiva

4 Citas (Scopus)

Resumen

This article presents the design of a baseband processor for software radio, which uses carrier synchronizer and bit detector-synchronizer circuits based on algorithms implemented in hardware, and an inverse tangent circuit based on the CORDIC algorithm. In this case, the functional blocks of the processor can be reconfigured to support multiple modulation formats and signal processing tasks in the digital domain.

Idioma originalInglés
Título de la publicación alojada2008 IEEE International SOC Conference, SOCC
Páginas315-318
Número de páginas4
DOI
EstadoPublicada - 2008
Publicado de forma externa
Evento2008 IEEE International SOC Conference, SOCC - Newport Beach, CA, Estados Unidos
Duración: 17 sep. 200820 sep. 2008

Serie de la publicación

Nombre2008 IEEE International SOC Conference, SOCC

Conferencia

Conferencia2008 IEEE International SOC Conference, SOCC
País/TerritorioEstados Unidos
CiudadNewport Beach, CA
Período17/09/0820/09/08

Huella

Profundice en los temas de investigación de 'Design of a baseband processor for software radio using FPGAs'. En conjunto forman una huella única.

Citar esto